基于PXA 270的嵌入式数字存储示波器的研制
2011/7/24 9:35:00
本文介绍了一种嵌入 式数字存储示波器 的设计原理与实现,该示波 器以PXA 270为嵌入式CPU,采用 现场可编程门阵列(FPGA)为 逻辑控制单元。其数据采集部 分由预处理电路、A/D转换器、同步 动态存储器(SDRAM)和集成于FPGA芯片的数字 逻辑电路组成;并在PB和EVC 开发环境下完成了WinCE系统 剪裁等嵌入式软件部分。该示波器经过 实际测试,最高实时采 样率可达1 GHz/s,达到预 期设计要求。
提交
查看更多评论
其他资讯
刍议封闭式高压柜内接头的发热现象
无线弱覆盖原因浅析及优化措施
浅析CDMA无线网络边界优化
Google Earth在CDMA网络维护中的应用
CDMA网络中的容量与导频污染优化